電子發燒友網 > 可編程邏輯

賽靈思打造FPGA自適應的平臺 推出Vitis統一軟件平臺

賽靈思打造FPGA自適應的平臺 推出Vitis統一軟件平臺

之前最主流的是GoogLeNet,1年半到2年后是ResNet,現在ResNet是最尖端的技術,但是沒有辦法在原有的架構上運行。...

2020-03-08 標簽:fpga賽靈思人工智能機器學習 10

MathWorks將加快支持FPGA和ASIC的驗證速度

MathWorks將加快支持FPGA和ASIC的驗證速度

MathWorks宣布,HDLVerifier從現已上市的Release2019b開始提供對UniversalVerificationMethodology(UVM)的支持。...

2020-03-07 標簽:fpgaasic 103

關于 FPGA 架構領域的重要創新

關于 FPGA 架構領域的重要創新

幾年前,這些 FPGA 的頂級建筑師們選出了自上世紀九十年代起的 20 年以來 FPGA 領域最有影響力的 25 個研究成果。...

2020-03-08 標簽:fpgaeda 54

采用EP1C20芯片和S698IP核實現平臺計算機的設計

采用EP1C20芯片和S698IP核實現平臺計算機的設計

平臺計算機采用FPGA+S698IP核的方案(簡稱SOC),以歐比特公司的S698IP核做為主CPU,另外再把1553B總線控制器、VME總線控制器、3個帶FIFO的UART整合在一起。體現了歐比特公司S698IP核靈活、優越性能...

2020-03-07 標簽:fpga芯片計算機 45

FPGA+CPU助力數據中心實現圖像處理應用體驗與服務成本新平衡

FPGA+CPU助力數據中心實現圖像處理應用體驗與服務成本新平衡

目前,圖片處理的需求正在快速成長,即源于用戶生成內容,視頻圖片抓取等方式的圖片縮略圖生成,像素處理,圖片轉碼、智能分析處理需求不斷增加。...

2020-03-06 標簽:fpgacpu圖像處理數據中心 324

智原推出Low-DPPM通用方案 滿足各領域ASIC的高可靠度需求

智原推出Low-DPPM通用方案 滿足各領域ASIC的高可靠度需求

智原除了已有符合汽車電子協會AEC車規的Zero-DPPM解決方案,也藉此經驗提供客戶適用于非車用領域的Low-DPPM通用解決方案。...

2020-03-06 標簽:asicDPPM智原 20

可編程邏輯器件與單片機共同構成的雙控制器

可編程邏輯器件與單片機共同構成的雙控制器

在傳統的控制系統中,人們常常采用單片機作為控制核心。但這種方法硬件連線復雜,可靠性差,且單片機的端口數目、內部定時器和中斷源的個數都有限,在實際應用中往往需要外加擴展芯片...

2020-03-06 標簽:單片機可編程邏輯器件 47

FPGA的工作原理以及設計的基礎問題分析

FPGA的工作原理以及設計的基礎問題分析

FPGA(Field-Program mable Gate Array),即現場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發展的產物。...

2020-03-05 標簽:fpga可編程邏輯 101

Xilinx推出業界首款“一體化 SmartNIC 平臺”

Xilinx推出業界首款“一體化 SmartNIC 平臺”

同時發布符合開放計算項目 3.0 ( OCP3.0)尺寸規格的以太網適配器,以及世界首款基于FPGA 的 OCP 加速器模塊技術概念驗證板...

2020-03-04 標簽:fpgaXilinxSmartNIC 99

可編程邏輯控制器的主要模塊以及系統功能

可編程邏輯控制器的主要模塊以及系統功能

PLC需要在工業環境中無故障工作數年,而這種環境對于為PLC提供卓越靈活性和精密性的微電子元件有較大損害。...

2020-03-04 標簽:plc可編程邏輯 143

基于FPGA器件和DSP系統實現自適應回波抵消器的設計

基于FPGA器件和DSP系統實現自適應回波抵消器的設計

在數字通信、衛星通信等系統中,不同程度的存在回波現象,影響了通信質量。為了消除回波可以采用回波抵消器,它能估計回波路徑的特征參數,以產生一個估計的回波信號,然后從接收信號...

2020-03-04 標簽:dspfpga示波器 108

基于級聯結構和VHDL語言的IIR數字濾波器在FPGA上實現設計

基于級聯結構和VHDL語言的IIR數字濾波器在FPGA上實現設計

IIR數字濾波器在很多領域中有著廣闊的應用。與FIR數字濾波器相比,它可以用較低的階數獲得高選擇性,所用存儲單元少,經濟而效率高,在相同門級規模和相同時鐘速度下可以提供更好的帶外...

2020-03-04 標簽:fpga濾波器vhdl 82

基于FPGA技術和AD9833芯片實現可編程遙測信號源的設計

基于FPGA技術和AD9833芯片實現可編程遙測信號源的設計

FPGA是一種高密度的可編程邏輯器件。經過20多年的發展,FPGA的邏輯規模已經從最初的1000個可用門發展到現在的1000萬個可用門,采用Verilog HDL語言進行設計,在寫激勵和建模方面存在很大優勢。...

2020-03-04 標簽:fpga芯片dds 93

采用FPGA技術芯片模塊實現運動估計的設計方案并進行仿真研究

采用FPGA技術芯片模塊實現運動估計的設計方案并進行仿真研究

運動估計主要是針對幀間預測,去除視頻幀在空間域和時間域的冗余度。塊匹配方法是目前編碼效率較高,普遍采用的一種編碼方法。首先,其要將當前幀進行劃分。長期實踐表明,將當前幀劃...

2020-03-04 標簽:fpga芯片asic 75

應用于FPGA器件中電源模塊的選擇及設計方案

應用于FPGA器件中電源模塊的選擇及設計方案

DPA的主要缺點是每個電源“磚”都包含隔離,這會降低效率,并增加尺寸、成本和復雜性。隨著大多數DPA系統都使用了好幾個磚,這個問題就變得非常重要。...

2020-03-04 標簽:fpga轉換器電源模塊 109

利用可編程片上系統和視頻模數轉換芯片實現車道偏離預警系統的設計

利用可編程片上系統和視頻模數轉換芯片實現車道偏離預警系統的設計

基于FPGA的車道偏離檢測系統的硬件組成如圖2所示。系統利用CCD攝像機采集車道圖像,通過視頻模數轉換芯片ADV7181對獲取的視頻進行解碼,得到數字視頻信啟,并將其存儲于SDRAM中供LCD進行顯示...

2020-03-04 標簽:處理器芯片sopc 127

通過FPGA器件和RS編碼器實現前向糾錯系統的設計方案

通過FPGA器件和RS編碼器實現前向糾錯系統的設計方案

目前,無線產品的廣泛應用使無線音頻和視頻的高質量傳輸成為可能。藍牙、無限局域網等無線傳輸設備比較復雜,成本較高,急需開發一種簡便的、僅用于流媒體的無線傳輸平臺,將音頻數據...

2020-03-04 標簽:fpga編碼器無線 84

采用可編程器件和多相濾波實現數字正交混頻的設計方案

采用可編程器件和多相濾波實現數字正交混頻的設計方案

傳統的正交下變頻是通過對模擬I、Q輸出直接采樣數字化來實現的,由于I、Q兩路模擬乘法器、低通模擬器本身的不一致性、不穩定性,使I、Q通道很難達到一致,并且零漂比較大,長期穩定性不...

2020-03-04 標簽:fpga芯片濾波器 57

震驚!FPGA運算單元可支持高算力浮點

震驚!FPGA運算單元可支持高算力浮點

MLP全稱Machine Learning Processing單元,是由一組至多32個乘法器的陣列,以及一個加法樹、累加器、還有四舍五入rounding/飽和saturation/歸一化normalize功能塊。...

2020-03-03 標簽:fpga機器學習MLP 516

采用復雜可編程邏輯器件實現多路信號采集系統的設計

采用復雜可編程邏輯器件實現多路信號采集系統的設計

本系統以AD7892SQ和CPLD(復雜可編程邏輯器件)為核心設計了一個多路信號采集電路,包括模擬多路復用、集成放大、A/D轉換,CPLD控制等。采用硬件描述語言Verilog HDL編程,通過采用CPLD使數據采...

2020-03-03 標簽:放大器轉換器cpld 147

基于FPGA的并行處理實現數字中頻的設計

基于FPGA的并行處理實現數字中頻的設計

所謂中頻,顧名思義,是指一種中間頻率的信號形式。中頻是相對于基帶信號和射頻信號來講的,中頻可以有一級或多級,它是基帶和射頻之間過渡的橋梁。...

2020-03-03 標簽:fpga濾波器存儲器 385

基于高精度可編程延遲單元實現高性能8倍采樣器的設計

基于高精度可編程延遲單元實現高性能8倍采樣器的設計

異步串行數據接口要求接收器恢復數據,方式是對比特流進行檢查,并在所發送數據未附帶時鐘時確定每個位的采樣位置。有幾種方法可以在 Xilinx FPGA 中實現此類接收器。RocketIO收發器就是專門...

2020-03-03 標簽:fpga收發器接收器 71

新一代的可編程序控制器的技術發展現狀

新一代的可編程序控制器的技術發展現狀

為了適應日益劇烈的市場競爭,新一代的可編程序控制器在技術創新方面有了長足的進展。...

2020-03-03 標簽:控制器可編程邏輯 91

采用StratixⅡ FPGA器件提高加法樹性能并實現設計

采用StratixⅡ FPGA器件提高加法樹性能并實現設計

圖2列出了和傳統的4輸入LUT結構的FPGA相比較,采用ALM的StratixⅡFPGA器件例化3輸入加法器的優勢。從圖2中可以清楚地看出,對于同樣3個2 b數據相加的邏輯結構,傳統4輸入LUT結構的FPGA例化需2級完...

2020-03-03 標簽:dspfpga寄存器 63

基于ISA總線和FPGA技術實現模塊化跟蹤器的系統設計

基于ISA總線和FPGA技術實現模塊化跟蹤器的系統設計

在較長的一段時間內,脈沖重復頻率跟蹤器技術都是基于ISA總線且建立在分立式IC器件架構之上,存在著元器件數量偏多、PCB(印制電路板)尺寸偏大、總線分時復用速度慢、電路穩定性不夠理...

2020-03-03 標簽:fpgapcb總線 432

通過利用FPGA器件和EP1s25F672I7芯片實現LDPC碼編碼器的設計

通過利用FPGA器件和EP1s25F672I7芯片實現LDPC碼編碼器的設計

低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗矩陣的線性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復雜度較低, 結構靈活,是近年信道編碼領域的研究熱點,...

2020-03-03 標簽:fpga芯片編碼器 407

跨時鐘域信號處理中同步通信的設計的重要性及解決方法

跨時鐘域信號處理中同步通信的設計的重要性及解決方法

上次提出了一個處于異步時鐘域的MCU與FPGA直接通信的實現方式,其實在這之前,特權同學想列舉一個異步時鐘域中出現的很典型的問題。也就是要用一個反例來說明沒有足夠重視異步通信會給...

2020-03-03 標簽:fpgamcucpu 106

借助存儲器的工作原理及在跨時鐘域通信中的使用

借助存儲器的工作原理及在跨時鐘域通信中的使用

為了達到可靠的數據傳輸,借助存儲器來完成跨時鐘域通信也是很常用的手段。在早期的跨時鐘域設計中,在兩個處理器間添加一個雙口RAM或者FIFO來完成相互間的數據交換是很常見的做法。如...

2020-03-03 標簽:存儲器ramfifo 74

編輯推薦廠商產品技術軟件/工具OS/語言

pk10一天稳赚5000图片
中国一重股票分析 安徽体彩11选5走 好运经纪人 排列三走势综合版老版 av会抽搐 南昌麻将13烂胡法图片 杠杆炒股app骗局 黑龙江十一选五 澳洲幸运10免费计划数据 3d试机号和金码关 京香julia 股票配资顶牛ˉ信任杨方配资 成人一级黄色片快播 七位数今天开奖结果 欧美av讨论区 浪潮集团股票历史行情